Aus dem Handbuch von Atmel über die x5er Attinys
6.1.5 Internal PLL for Fast Peripheral Clock Generation - clk
PCK
The internal PLL in ATtiny25/45/85 generates a clock frequency that is 8x multiplied from a source input. By
default, the PLL uses the output of th
e internal, 8.0 MHz RC oscillator as
source. Alternatively, if bit LSM of
PLLCSR is set the PLL will use the outpu
t of the RC oscillator divided by two
Das ist der Normalfall.
Ich finde die Seite gerade nicht aber man kann mit ner Fast Port Manipulation auf einem Attiny auch einen Clocktakt genereieren den dann auf den verfusedten Attiny verbinden und den wenigstens zurückfusen (soweit ich weiß braucht es dann aber einen ISP Programmer der automatisch variable Programmiergeschwindigkeiten kann).
Ansonsten ein 20Mhz Quarz besorgen und zwei 20pf Kerkos.
Schau mal hier hiflt evtl. weiter.
http://www.instructables.com/id/Arduino-attiny8545-ISP-shield-debug-help/3/?lang=de